高速电路电源完整性测试之电源输出阻抗和环路测试


DC-DC 变换器原理示意图

3d53cb609cb71819eee9d6a5a6fe04f2.jpeg

  • DC-DC可以降压也可以升压。

  • 供电电源过来的DC经过开关管变成脉冲。

  • 脉冲经过滤波电路变换回DC输出。

  • 通过在输出端电压采样,进行负反馈调整脉冲占空比,可以控制整个能量输出,达到稳压目的。

  • 造成输出DC不稳的原因主要是负载电流变化,当然还有其他因素比如输入不稳,环境变化等。


改善电源完整性方法

88e2c833391a26f92291710fc2e89fea.jpeg

1、优化反馈环路设计

  • 瞬变响应速度

  • 环路稳定性

2、将|ZPDN| 压到一个小数值

  • 可以使得Vdd波动最小化,因为Delta-Vdd= ZPDNx Delta-Idd(较小的ZPDN 较小的Delta-Vdd)


DC-DC电源模块反馈环路的特征测试

Keysight E5061B 低频-射频网络分析仪的选件3L5,可以提供±40Vdc 的直流偏置电压叠加到从端口 1 或 LF OUT端口上输出的交流信号上。此外,如

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值