oracle数据库(表、视图、索引、事务)

本文详细介绍了Oracle数据库中的视图、索引和事务管理。视图作为数据对象,简化了复杂查询并提高了安全性,但更新操作需谨慎。索引能提升查询速度,但创建和维护需考虑成本。事务确保数据一致性,遵循ACID原则。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1.视图与表的区别
1) 表需要占用磁盘空间,视图不用,视图作为数据对象存储在oracle中。
2) 视图不能添加索引,查询视图效率会比添加索引的表慢一点点
3) 视图可以简化复杂查询
4) 视图利于提高安全性:把查询视图的权限给用户,不分配用户查询users的权限
2.视图的好处
1) 方便对复杂查询语句的处理
2) 隐藏底层物理表数据结构,增加数据安全性。
3.视图的注意事项
1) 视图的使用就跟表一样的,也可以做增删改查,但是一般只对视图做查询操作,不做更新操作,因为有时对视图的虚拟列做出更新对物理表的列的更新有不确定性。
2) 视图还可以和视图再多表联查,还能通过视图再建视图。
4.视图不允许更新的情况
1) distinct
2) 集合运算或分组函数,如sum,max,count,UNION(并集),INTERSECT(交集)等
3) 出现group by ,order by,model,等语句
4) 出现伪列关建字,如ROWNUM
5.索引是用于提高数据存取速度的数据对象。
18.索引使用原则
1) 在大表上建立索引才有意义
2) 在where子句或是连接条件上经常引用的列建立索引
3) 索引的层次不要超过4层
4) 逻辑性字符(性别)或者不常用字段不添加索引
6.索引的弊端
1) 建立索引,系统要占大约为表的1.2倍的空间保存索引。
2) 添加、删除、修改数据时,系统必须花费额外的时间对索引进行更新,以维护数据和索引的一致性。
7.事务
定义:事务是用于保证数据的一致性,它由一组相关的dml语句组成,该组的dml语句要么 全部成功执行,要么任一个失败其它的都不被执行。
8.事务的4个特征
1) 原子性:事务是数据库应用的基本逻辑单位,它对数据的修改要么全部执行,要么完全不执行。
2) 一致性:事务必须是使数据库从一个一致性状态变到另一个一致性状态。
3) 分离(隔离)性:一个事务的执行不能被其他事务干扰。即一个事务内部的操作及使用的数据对并发的其他事务是隔离的,并发执行的各个事务之间不能互相干扰。
4) 持久性:持续性也称永久性(permanence),指一个事务一旦提交(不能回滚),它对数据库中数据的改变应该是永久性的。接下来的其他操作或故障不应对其有任何影响。
9.事物的控制:(1)savepoint 设置保存点 (2)roolback 回滚
22.序列
定义:序列是oracle提供的用于产生唯一数字的数据库对象。
特点:1)自动提供唯一的数值
2)被所有数据对象共享
3)主要用于提供主键值(非空,唯一)
10.序列的弊端:产生裂缝(3种情况)
1) 回滚 序列2废除 1 => 3
2) 系统异常
3) 多个表使用同一个序列
11.sql语句是所有数据库通用的操作语句,其分类为
1) DDL(Data Definition Language)语句: 数据库定义语句 用于创建数据对象,表 视图 函数….
2) DCL(Data Control Language)语句:数据控制语言,用来定义访问权限和安全级别
3) DML(Data Manipulation Language):数据操作语言,用来定义数据库记录(数据) > 增、删、改:表记录
4) DQL(Data Query Language):数据查询语言,用来查询记录(数据)

1.1 FEATURES  Memory configuration  Four 8-bit timer. (T0, TC0, TC1, TC2). Flash ROM size: 6K x 16 bits. Including EEROM T0: Basic timer. emulation. (In system programming) TC0: Timer/counter/PWM0. RAM size: 512 x 8 bits. TC1: Timer/counter/PWM1.  8 levels stack buffer. TC2: Timer/counter/PWM2  13 interrupt sources  3 channel duty/cycle programmable PWM to 11 internal interrupts: T0, TC0, TC1, TC2, T1, ADC, Generate PWM, Buzzer and IR carrier signals. SIO, MSP, UTX(UART TX), URX(UART RX), WAKE (PWM0~2). 2 external interrupts: INT0, INT1  One 16-bit timer (T1) with capture timer function  Multi-interrupt vector structure.  12- channel 10-bit SAR ADC. Each of interrupt sources has a unique interrupt vector.  Serial Interface: SIO, UART, MSP  Build in Embedded ICE function.  I/O pin configuration Bi-directional: P0, P1, P4, P5.  Four system clocks Wakeup: P0, P1 level change. External high clock: RC type up to 10MHz Pull-up resisters: P0, P1, P4, P5. External high clock: Crystal type up to 16MHz External interrupt: P0.0, P0.1 Internal high clock: RC type 16MHz ADC input pin: AIN0~AIN11. Internal low clock: RC type 16KHz  Four operating modes  Fcpu (Instruction cycle) Normal mode: Both high and low clock active Fcpu = Fhosc/1, Fhosc/2, Fhosc/4, Fhosc/8, Fhosc/16, Slow mode: Low clock only Fhosc/32, Fhosc/64, Fhosc/128 Sleep mode: Both high and low clock stop  On chip watchdog timer and clock source Green mode: Periodical wakeup by timer  1.8V/2.4V/3.3V 3-level LVD with trim.  Package (Chip form support) PDIP 32 pin  Powerful instructions LQFP 32 pin Instruction’s length is one word. QFN 32 pin Most of instructions are one cycle only. SKDIP 28 pin All ROM area JMP instruction. SOP 28 pin All ROM area lookup table function (MOVC). SSOP 28 pin QFN 28 pin DIP 20 pin SOP 20 pin
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值