1、验证带DFT网表:首先要disable scan logic和Bist功能
2、可以将所有的代码、网表,包括所有的子模块、顶层的全部读入,在read过程中针对top使用set_top,有关环境设置不急于读入,完成后,可以保存该阶段性为*.fss格式文件(下次restore_session该文件即可,库、网表、设计不需要重复读入)。
脚本主要过程如下:
source ./variable.tcl#设计顶层、路径等变量设置
source ./target_lib.tcl#设计中用到的所以库文件,可能需要lib2db,链接:#http://blog.youkuaiyun.com/a670449625/article/details/72459459
#脚本内容:read_db "$LIB_PATH/lib_name.db ... ..."
source ./read.tcl#读入ref和impl设计
#脚本内容:read_verilog -container r -libname WORK $REF_LIST
#set_top r:/WORK/TOP
#read_verilog i:/WORK/TOP
#save_seesion r_i_load.fss
#此时采用自底向上的策略,假设顶层TOP下有两个子模块A和B
#验证子模块A
set_reference_design r:/WORK/A
set_implementation_design i:/WORK/A
current_design r:/WORK/A
source ./ref_setup.tcl#针对ref container的一些设置,eg:cons